세일즈코드화살표

미리보기는
3 페이지 까지 제공됩니다.

판매가격 2,000원
같은분야 연관자료
보고서설명
1. 실험 구성원


2. 실험 일시

3. 실험 목적
4520 dualup counter로 만들어진 서로 다른 주파수를 가지는 파형을 4066 switch 칩을 이용해 합성하고 그 결과를 관찰한다.
본문일부/목차
주파수 합성기
발진기보다 한단계 발전하여, 정해진 범위 내에서 원하는 주파수의 신호를 만들어서 내보내는 회로/장비/시스템을 말한다. 네트웍 어낼라이저에서 소스로 사용되는 주파수원도 바로 이러한 주파수 합성기이며, 대표적인 주파수 합성기로 PLL을 들 수 있다. VCO도 전압을 조절하여 출력 주파수를 바꿀 수는 있지만, 그 동작이 제한적이고 정확도가 떨어져서 보통 주파수 합성기로 분류하지는 않는다. PLL의 경우는 내부에 VCO를 탑재하고 정교하게 출력주파수를 맞출 수 있기 때문에 주파수 합성기로 분류된다. 간혹보면 주파수 합성기 = PLL 로 생각하는 경우가 있는데, 같은 것은 아니고 주파수 합성기용으로 PLL방식을 많이 사용하는 것일 뿐이다.

1) 전원이 인가되면 555 칩의 3번핀을 통해 구형파가 출력되게 된다. 출력된 구형파는 TP1에서 관찰 할 수 있으며, 출력 주파수는 100KΩ 가변저항으로 조절하게 된다. 그리고 출력된 구형파는 4520 Dual up binary Counter 의 입력으로 들어가게 된다.

2) 4520은 두 개의 binary Counter로 구성되어 있는데 이때 11,12,13,14 핀을 통해 나온 출력을 모두 묶어서 TP2에서 확인 할 수 있다.

3) 그리고 3,4,5,6 핀을 통해나온 파형은 4066의 SW에 입력되며, 스위치를 통해 출력을 제어 할 수 있다. 즉 DIP switch 가 ON 되면 4066의 Control 이 OFF되어 출력이 나오지 않게 되고 그반대의 경우에는 입력된 파형을 통과 시키게 된다. 출력된 파형은 다이오드를 거쳐 TP3 에 나타나게 된다.
연관검색어
#통신공학 실험

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책

· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
  환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)

· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.

· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다.
저작권침해신고 바로가기

 

중간과제물바로가기 교체별핵심노트