-

미리보기는
3 페이지 까지 제공됩니다.
-
-
공학,기술계열
-
[정보통신학과] 회로망해석 프로젝트00
-
회로망해석 프로젝트00.hwp
-
등록인 konggong12s
-
등록/수정일 09.11.01 / 09.11.01
-
문서분량 18 페이지
-
다운로드 0
-
구매평가
판매가격
4,000원
- 같은분야 연관자료
-
- 보고서설명
- 회로망해석 프로젝트00
위 자료 요약정리 잘되어 있으니
잘 참고하시어 학업에 나날이
발전이 있기를 기원합니다 ^^
- 본문일부/목차
-
3) 자체평가
◦ 업무 분담
- 김제훈 : Pspice 시뮬레이션 --- 40%
- 신인식 : 보고서 작성 및 발표 자료 작성 --- 30%
- 이종석 : 발표 준비 및 기본 지식공부 --- 30%
4) 분석 및 토의 결과
ο 회로 분석
- 전류 iR은 전류분배 법칙에 의해 0.55∠-164.1°임을 간단히 구할 수 있음
- 회로는 병렬이므로 R에 걸리는 전압이 회로 전체에 걸리는 전압 됨
- 전압 v는 0.27∠-164.1°
※ 이러한 병렬회로의 경우 R에 걸리는 전류의 위상이 회로전체에 걸리는 전압의 위상이 된다는 것을 확인함
ο 실평균전력 최대값 측정
- 을 이용
- 전류와 전압이 같을 때 실평균 전력의 값은 최대값을 가리킴
※ Pspice의 파형도를 이용하여 실평균 전력의 최대값을 확인 할 수 있었다.
1. 프로젝트 1
1) 페 이 저 회 로
○ 설계 목표
○ 회로분석 및 페이저회로
2) 부하가 흡수하는 실평균전력 최대값 측정
3) 자체평가
◦ 업무 분담
4) 분석 및 토의 결과
ο 회로 분석
ο 실평균전력 최대값 측정
2. Project2
1) 회 로 설 계
(1) 설계 목표
(2) RC직렬회로(고역통과필터)
◦ 이론
◦ 차단주파수
○ RC회로도
◦ 파형이 1kHz 일때
- 1kHz 파형도
◦ 파형이 10kHz 일때
◦ 파형이 20kHz 일 때
2) LC직렬회로(저역통과필터)
3) RL회로도
◦ 파형이 1kHz 일 때
◦ 파형이 10kHz 일 때
◦ 파형이 20kHz 일 때
◦ 파형이 100kHz 일 때
4) 신호 분리 필터
파형(10k)
파형(20k)
파형(0.1k)
파형(200k)
5) 자체평가
6) 분석 및 토의 결과
ο 각 필터의 실사용 예
- 연관검색어
-
#RC직렬회로
- 보상규정 및 환불정책
-
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다. (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다.
저작권침해신고 바로가기