세일즈코드화살표

5페이지 미만은 미리보기가
제공되지 않습니다.

  • 공학,기술계열
  • [디지털공학] 순서 논리 회로 플립플롭( flip-flop) 실험보고서

  • 순서 논리 회로 플립플롭.doc
  • 등록인 qudgns97
  • 등록/수정일 09.08.06 / 10.04.21
  • 문서분량 3 페이지
  • 다운로드 1
  • 구매평가
판매가격 800원
같은분야 연관자료
보고서설명
순서 논리 회로 플립플롭( flip-flop) 실험보고서입니다.
플립플롭 실험에 대한 자세한 이론과 방법을 작성하였습니다.
본문일부/목차
목차
1. 실험목적
2. 이론
플립플롭에서의 용어 정리
3. 실험기구
4. 실험절차

본문일부

1. 실험목적
순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다.

2. 이론
디지털 회로는 조합(combinational) 논리회로와 순서(sequential) 논리회로 나뉜다. 조합 논리회로는 간단하게 말해서 그냥 AND,OR gate로 구성된 회로이다.
순서논리회로는 쉽게 말해 플립플랍이라는 동기소자가 들어가있는 회로를 말하는 것이다.
또 다시 순서논리회로는 크게 비동기(asynchronous) 논리회로와 동기(synchrous) 논리회로 로 나뉜다. 대개는 동기 논리회로가 효율적이다. 둘의 차이는 간단히 말하자면, 비동기의 경우 입력을 들어오는 즉시 받아서 처리 하는 회로이고, 동기의 경우 clock에 따라 동기화 시켜서 입력을 처리하는 회로이다.

플립플롭에서의 용어 정리
1) 준비시간, 유지시간 : setup time, hold time 이라고 한다. 순차논리회로의 기본소자는 플립플롭으로서 이 소자는 클럭이라는 입력이 변화하는 순간에만 또 다른 입력값(예를들면, D, T, J, K)의 상태에 따라 출력값이 결정되는 소자이다. 따라서 클럭이 변화되는 순간에 입력값의 상태가 판단되기 위해선 시간적으로 그 입력 값들이 준비가 되어있어야 한다. 마찬가지로 확실한 입력값의 판단을 위해선 얼마간 그 상태 값들이 안정된 상태로 유지되고 있어야 한다.
연관검색어
#플립플롭

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책

· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
  환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)

· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.

· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다.
저작권침해신고 바로가기

 

중간과제물바로가기 교체별핵심노트