-

미리보기는
3 페이지 까지 제공됩니다.
-
-
공학,기술계열
-
전자회로 설계 - MOSFET 차동 증폭기 설계
-
전자회로 설계 - MOSFET 차동.hwp
-
등록인 leewk2547
-
등록/수정일 14.06.19 / 14.06.19
-
문서분량 9 페이지
-
다운로드 1
-
구매평가
판매가격
2,000원
- 같은분야 연관자료
-
- 보고서설명
- 1. 설계 주제
2. 설계 목적
3. 설계 내용
4. 차동 증폭기란
5. 이론을 사용한 설계
(1) 설계회로
(2) 설계수식
1) 수식
2) 수식
3) 공통모드 이득계산
4) 차동모드 이득계산
5) CMRR 수식
6) MOSFET 트랜지스터 포화상태 확인
6. P-spice를 활용한 설계 시뮬레이션
(1) Trans (공통모드 / 차동모드) 해석
(2) AC sweep (공통모드 / 차동모드) 해석
(3) 이론값들과 시뮬레이션 값 오차비교
(4) 시뮬레이션을 통한 CMRR dB 측정
(5) 시뮬레이션을 통한 포화영역 확인
(6)저항 값 오차 ±10%에 따른 CMRR 크기
7. 결과 및 고찰
- 본문일부/목차
- 설계 주제
- 전자회로Ⅱ에서 배운 지식을 활용하여 직접 MOSFET를 설계 해보자.
2. 설계의 목적
- MOS 소자를 이용하여 차동증폭기를 제한조건 내에서 주어진 규격대로 설계하고
CAD Tool(Spice)을 이용하여 설계 내용을 확인한다.
- 잘 모르는 조원들과의 협동 작업을 통하여 친화성과 적응능력을 기르고 P-Spice를 활용하여 이론식으로 풀었던 것이 실제 맞는 것인지 확인하는 기회를 가지며 주어진 설계기준과 마감시간을 준수하여 회사에서 가장 중요한 납기/마감 일자를 지킬 수 있도록 미리 연습해본다.
3. 설계 내용
- 설계 규격
(1) 저항을 부하로 하는 MOS 차동증폭기 설계(기본 구조는 그림 7-48 참조)
(2) CMRR > 20dB
(3) 부하저항 5<<30
(4) 전원 =5~15V(dual power supply)
(5) 트랜지스터 특성 : , ,
(각 트랜지스터의 (W/L)비는 조절 가능)
- 위 설계규격에 맞추어 이론적으로 먼저 설계 이후 P-SPICE 시뮬레이션으로 결과 값과 그 오차 정도를 비교하여 오차 범위 내에 들어가도록 설계 한다.
- 연관검색어
-
#전자회로 설계
- 보상규정 및 환불정책
-
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다. (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다.
저작권침해신고 바로가기